¿HAS OLVIDADO TU CONTRASEÑA?

Para enviarte una nueva contraseña, escribe la dirección de correo electrónico completa que registraste en el Directorio.

Regresar

REGISTRO

Estimado usuario(a):

El presente módulo está dirigido exclusivamente a nuevos usuarios que desean pertenecer al Directorio Nacional d e Investigadores, Tecnología e Innovación Tecnológica de CONCYTEC.

Ficha CTI Vitae
SILVA CARDENAS CARLOS BERNARDINO

Investigador, Ingeniero Electrónico, Doctor en Informatica de la Universidad Autónoma de Barcelona, España, especialista en la formación de membranas enzimáticas para ubicarlas sobre transistores, nanotecnlogía, sensores, ha colaborado en proyectos de investigación aprobados por CONCYTEC como "Preparación y Caracterización de Monocapas Orgánicas Obtenidas por Auto-ensamblaje Molecular sobre Silicio. Aplicaciones en Biosensores" . Especialista en diseño de circuitos integrados y diseño digital. Actualmente investiga temas relacionados con los Efectos de la radiación natural sobre los circuitos integrados además de investigar en el tema de Cosecha de energía.

Fecha de última actualización: 04-12-2024


Scopus Author Identifier: 24758028700
Fecha:  16/07/2017

Datos Personales

    Fuente
Apellidos : SILVA CARDENAS
Nombres: CARLOS BERNARDINO
Género: MASCULINO
Nacionalidad: PERÚ

Datos Actuales

Pagina web personal: http://
Pais de residencia: Perú

Experiencia Laboral

Institución Cargo Descripción del cargo Cargo en I+d+i Fecha Inicio Fecha Fin
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ DIRECTOR La Dirección de Fomento de la Investigación, constituye el brazo operativo del Vicerrectorado de Investigación (VRI). Entre sus funciones figura la de apoyar en la formulación de proyectos desarrollados por docentes y estudiantes de la PUCP; proyectos de I+D que se ejecutan en un esfuerzo conjunto con el sector productivo, proyectos que van a ser presentados a fuentes de financiamiento multilaterales, bilaterales o de agencias privadas, así como proyectos que son subvencionados Director/Jefe de Gestión de la Investigación Agosto 2019 Julio 2024
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU DIRECTOR DE MAESTRIA DE ING TELECOMUNICACIONES Dirigir la Maestría de Ingenería de las Telecomunicaciones de acuerdo al Plan estratégico de la universidad Docente Investigador Enero 2010 Marzo 2021
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU REPRESENTANTE DE INGENIERIA AL COMITÉ DE ÉTICA EN LA INVESTIGACIÓN Visualizar que los proyectos de investigación cumplan con las normas éticas respecto a humanos, animales y medio ambiente Otros cargos relacionados a (I+D+i) Abril 2017 Diciembre 2020
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU DIRECTOR DE INVESTIGACION DEL DEPARTAMENTO DE INGENIERIA DE LA PUCP dIRECTOR DE INVESTIGACIÓN DEL DEPARTAMENTO DE INGENIERIA COALBORA Y GESTIONA LAS TAREAS DE INVESTIGACION Director/Jefe de Gestión de la Investigación Junio 2016 Junio 2020
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU DIRECTOR DE INVESTIGACIÓN DEL DEPARTAMENTO DE INGENIERIA PUCP Dirigir las acciones relativas al desarrollo de la investigación en el departamento de ingeniería de la PUCP. Coordinar las politicas con la Dirección general de investigación e interactuar con los docentes investigadores del departamento para colaborar en las diversas acciones de los investigadores: difusión, capacitación, proyectos. Docente Investigador Julio 2014 Julio 2019
ORGANISMO SUPERVISOR DE INVERSIÓN PRIVADA EN TELECOMUNICACIONES (OSIPTEL) VOCAL DE SALA UNIPERSONAL DEL TRIBUNAL DE ASUNTOS ADMINISTRATIVOS DE OSIPTEL Se define en última instancia la resolución de los procesos de reclamos y quejas de los usuarios de telecomunicaciones ante las empresas operadoras Otros cargos relacionados a (I+D+i) Octubre 2011 A la actualidad
UNIDAD EJECUTORA 002 - INICTEL-UNI INVESTIGADOR Investigador principal encaragdo de las áreas y proyectos de Telemática Marzo 1988 Mayo 1992

Experiencia Laboral como Docente

Institución Tipo Institución Tipo Docente Descripción del cargo Fecha Inicio Fecha Fin
UNIVERSIDAD NACIONAL DE TUCUMÁN Universidad Contratado Docencia para un curso de la Maestria de Bioingeniería Mayo 2008 Junio 2008
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Universidad Ordinario-Principal Investigador en temas relacionados con micro y nanoelectrónica; radiación natural sobre circuitos integrados y energy harvesting Marzo 2005 A la actualidad
UNIVERSIDAD NACIONAL DE INGENIERIA UNI Universidad Contratado Docente por horas en la Facultad de Ingeniería de Sistemas y en la Facultad de Ciencias Marzo 2004 Julio 2007
UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS Universidad Contratado Docente de la Maestria de Microelectrónica para el dictado de 2 cursos y asesoría de tesis Marzo 2002 Diciembre 2003
UNIVERSITAT AUTONOMA DE BARCELONA Universidad Contratado Docente de 2 cursos en la Facultad de Ciencias. Contratado por horas Setiembre 1997 Julio 2000
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Universidad Ordinario-Asociado Docente e investigador Marzo 1997 Marzo 2005
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Universidad Ordinario-Auxiliar Docente e investigador. Además ejercí el cargo de Coordinador de la especialidad de ingeniería electrónica Febrero 1993 Marzo 1997

Experiencia como Asesor de Tesis

Universidad Tesis Tesista(s) Repositorio Fecha Aceptación de Tesis
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Licenciado / Título SOTO, Jorge Guillermo Martin Abril 2016
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Magister Angello Helmut RODRIGUEZ Febrero 2016
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Magister Juan Carlos Culquichicón Mayo 2015
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Licenciado / Título Taliana Herrera Diciembre 2011
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Licenciado / Título VILLEGAS, Ernesto Cristopher Julio 2011
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Licenciado / Título Henry Block Saldaña Junio 2010
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Licenciado / Título John Esquiagola Junio 2010
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Licenciado / Título Gino Lozada Febrero 2010
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Licenciado / Título Jorge De La Cruz Enero 2012
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Licenciado / Título Niels Prieto Bejar Noviembre 2014
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Magister HUERTA, Alfredo Renzo Diciembre 2020
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título CYNTHIA WATANABE KANNO Mayo 2009
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título JORGE TONFAT Junio 2008
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título IGOR ROBLES Abril 2009
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título VICTOR zACARIAS PRADO Junio 2008
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título MANUEL MONGE Marzo 2008
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título ERICK RAYGADA VARGAS Octubre 2007
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título HECTOR VILLACORTA Marzo 2007
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título JOSE TABOADA FALCON Agosto 2020
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título CHRISTIAN HUERTAS SAONA Mayo 2005
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título CHRIS TOMAS HORNA Mayo 2005
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Licenciado / Título JOSE LIRA Febrero 1997

Experiencia como evaluador y/o formulador de proyectos

Tipo de experiencia Ańo Tipo de proyecto Entidad financiadora Nombre del concurso Metodología de evaluación Monto proyecto (USD)
Experiencia como Evaluador 2010 Proyectos de investigación aplicada CONSEJO NACIONAL DE CIENCIA, TECNOLOGIA E INNOVACION TECNOLOGICA - CONCYTEC FINCYT Evaluador por panel 20000.0
Experiencia como Evaluador 2020 Proyectos de investigación aplicada PROGRAMA NACIONAL DE INVESTIGACIÓN CIENTÍFICA Y ESTUDIOS AVANZADOS - PROCIENCIA PROYECTOS DE INVESTIGACION COVID19 Evaluador único/individual 0.0

Formación Académica (Fuente: SUNEDU)

Grado Título Centro de Estudios País de Estudios Fuente
LICENCIADO / TÍTULO TITULO PROFESIONAL DE INGENIERO ELECTRONICO UNIVERSIDAD NACIONAL DE INGENIERÍA PERÚ
DOCTORADO TÍTULO OFICIAL DE DOCTOR DENTRO DEL PROGRAMA DE INFORMÁTICA (GRADO DE DOCTOR) UNIVERSITAT AUTÒNOMA DE BARCELONA ESPAÑA
MAGISTER MÀSTER EN MICROELECTRÓNICA: DISSENY DE CIRCUITS INTEGRATS PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ PERÚ
LICENCIADO / TÍTULO TITULO PROFESIONAL DE INGENIERO ELECTRONICO UNIVERSIDAD NACIONAL DE INGENIERÍA PERÚ
MAGISTER MÀSTER EN MICROELECTRÓNICA: DISSENY DE CIRCUITS INTEGRATS PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ PERÚ
DOCTORADO TÍTULO OFICIAL DE DOCTOR DENTRO DEL PROGRAMA DE INFORMÁTICA (GRADO DE DOCTOR) UNIVERSITAT AUTÒNOMA DE BARCELONA ESPAÑA

Formación Académica (Fuente: Manual)

Grado Título Centro de Estudios País de Estudios Fecha de inicio Fecha fin Fuente

Estudios Técnicos

Centro de estudios Carrera Fecha de Inicio Fecha de fin

Estudios académicos y/o técnicos superiores en curso

Centro de estudios Carrera Tipo de estudios Fecha de inicio

Formación Complementaria

Centro de estudios Capacitación complementaria Frecuencia Cantidad País de estudio Fecha de inicio Fecha fin
INSTITUTO NACIONAL POLITECNICO DE GRENOBLE, FRANCIA EFECTOS DE LA RADIACIÓN NATURAL SOBRE LOS CIRCUITOS INTEGRADOS. MESES 4 Francia Noviembre 2007 Febrero 2008
TEXAS A&M UNIVERSITY EN TEMAS RELACIONADOS A ENERGY HARVESTING. ESTUDIO DE LAS FORMAS DE CAPTAR ENERGIA PARA LOS EQUIPOS MESES 2 Estados Unidos Enero 2014 Febrero 2014

Idiomas

Idioma Lectura Conversación Escritura Forma de aprendizaje Lengua Materna
INGLES INTERMEDIO INTERMEDIO INTERMEDIO Estudio Instituto NO
ITALIANO INTERMEDIO INTERMEDIO INTERMEDIO Estudio Instituto NO
ESPAÑOL O CASTELLANO AVANZADO AVANZADO AVANZADO Otros SI

Línea de investigación

Área Sub área Disciplina Temática Ambiental Temática Médica y de la Salud
Ingeniería y Tecnología Ingenierías Eléctrica, Electrónica e Informática Ingeniería eléctrica y electrónica
Ingeniería y Tecnología Otras Ingenierías y Tecnologías Otras ingenierías y tecnologías
Ingeniería y Tecnología Ingenierías Eléctrica, Electrónica e Informática Telecomunicaciones
Ingeniería y Tecnología Ingenierías Eléctrica, Electrónica e Informática Ingeniería eléctrica y electrónica

Producción científica

Tipo Producción Título Autor Año de Producción DOI Revista Fuente Cuartil de ScimagoJR o JCR*
Artículo en revista científica A New Linear Model for the Calculation of Routing Metrics in 802.11s Using ns-3 and RStudio Ochoa-Aldeán J. 2023 10.3390/COMPUTERS12090172 Computers Q2
Conference Paper A Low-Power Elliptic Curve Processor for WISP Cabana I.M. 2021 10.1109/NEWCAS50681.2021.9462796
Editorial Preface Metzler C. 2020 IFIP Advances in Information and Communication Technology No Aplica
Artículo en revista científica Public policies in Ecuador towards cybersecurity based on qos in academic campus networks in conventional and SDN environments Barba-Vera R. 2020 RISTI - Revista Iberica de Sistemas e Tecnologias de Informacao Q4
Conference Paper A Dependency-Free Real-Time UHD Architecture for the Initial Stage of HEVC Motion Estimation Chaudhry H. 2019 10.1109/LASCAS.2019.8667555 2019 IEEE 10th Latin American Symposium on Circuits and Systems, LASCAS 2019 - Proceedings No Aplica
Editorial Message from the Technical Program Committee Chairs Silva-Cardenas C. 2019 10.1109/LASCAS.2019.8667558 2019 IEEE 10th Latin American Symposium on Circuits and Systems, LASCAS 2019 - Proceedings No Aplica
Conference Paper QoS Policies to Improve Performance in Academic Campus and SDN Networks Barba R.G. 2019 10.1109/LATINCOM.2018.8613227 Proceedings - 2018 10th IEEE Latin-American Conference on Communications, LATINCOM 2018 No Aplica
Conference Paper A flexible UVM-based verification framework reusable with avalon, AHB, AXI and wishbone bus interfaces for an AES encryption module Plasencia-Balabarca F. 2019 10.1109/LATW.2019.8704549 LATS 2019 - 20th IEEE Latin American Test Symposium No Aplica
Conference Paper Exploring area and total wirelength using a cell merging technique Albinagorta K.A.C. 2019 10.1109/VLSI-SoC.2019.8920337 IEEE/IFIP International Conference on VLSI and System-on-Chip, VLSI-SoC No Aplica
Editorial WELCOME to 27th IFIP/IEEE INTERNATIONAL CONFERENCE on VERY LARGE SCALE INTEGRATION Cardenas C.S. 2019 IEEE/IFIP International Conference on VLSI and System-on-Chip, VLSI-SoC No Aplica
Conference Paper On the jitter-to-fast-clock-period ratio in oscillator-based true random number generators Bejar E. 2018 10.1109/ICECS.2017.8292100
Conference Paper Alternative functional verification methodology for low and medium level designs (Applied to an AES encryption module) Plasencia-Balabarca F. 2018 10.1109/LATW.2018.8349672
Conference Paper Robust functional verification framework based in uvm applied to an aes encryption module Plasencia-Balabarca F. 2018 10.1109/NGCAS.2018.8572292 2018 New Generation of CAS, NGCAS 2018 No Aplica
Conference Paper A high parallel HEVC Fractional Motion Estimation architecture Leon J.S. 2017 10.1109/ANDESCON.2016.7836203 Proceedings of the 2016 IEEE ANDESCON, ANDESCON 2016 No Aplica
Conference Paper Design of a CMOS cross-coupled voltage doubler Rodriguez L. 2017 10.1109/ANDESCON.2016.7836258 Proceedings of the 2016 IEEE ANDESCON, ANDESCON 2016 No Aplica
Conference Paper A highly parallel 4K real-time HEVC fractional motion estimation architecture for FPGA implementation Leon J. 2017 10.1109/ICECS.2016.7841300 2016 IEEE International Conference on Electronics, Circuits and Systems, ICECS 2016 No Aplica
Conference Paper Implementation and testing of IPv6 transition mechanisms Ruiz J.M.V. 2017 10.1109/LATINCOM.2017.8240145
Artículo en revista científica Comparative analysis with pedagogical purposes in the design of narrowband suppressor filters with twin-T and FDNR Simancas-García J.L. 2017 Espacios (discontinued) Q3
Conference Paper A CMOS implementation of the discrete time nonlinear energy operator based on a transconductor-squarer circuit Saldana-Pumarica J. 2016 10.1109/LASCAS.2016.7451093
Editorial Special issue: Highlights from the flagship Latin American Symposium on Circuits and Systems: selected papers from LASCAS 2013 Silva-Cardenas C. 2015 10.1007/s10470-014-0467-x Analog Integrated Circuits and Signal Processing No Aplica
Conference Paper A low-noise fully differential recycling folded cascode neural amplifier Cerida S. 2015 10.1109/LASCAS.2015.7250497 2015 IEEE 6th Latin American Symposium on Circuits and Systems, LASCAS 2015 - Conference Proceedings No Aplica
Artículo en revista científica Continuous High-altitude measurements of cosmic ray neutrons and seu/mcu at various locations: Correlation and analyses based-on MUSCA SEP<sup>3</sup> Hubert G. 2013 10.1109/TNS.2013.2240697 IEEE Transactions on Nuclear Science Q1
Conference Paper An efficient hardware architecture of the H.264/AVC half and quarter-pixel motion estimation for real-time high-definition video streams Castillo E.V. 2012 10.1109/LASCAS.2012.6180302 2012 IEEE 3rd Latin American Symposium on Circuits and Systems, LASCAS 2012 - Conference Proceedings No Aplica
Conference Paper A digital hardware architecture for a three-input one-output zero-order ANFIS Saldana H. 2012 10.1109/LASCAS.2012.6180304 2012 IEEE 3rd Latin American Symposium on Circuits and Systems, LASCAS 2012 - Conference Proceedings No Aplica
Conference Paper RAR: Risk aware revocation mechanism for vehicular networks Gañán C. 2012 10.1109/VETECS.2012.6239941 IEEE Vehicular Technology Conference No Aplica
Conference Paper Design and implementation of an adaptive neuro-fuzzy inference system on an FPGA used for nonlinear function generation Saldaña H. 2010 10.1109/ANDESCON.2010.5633065 2010 IEEE ANDESCON Conference Proceedings, ANDESCON 2010 No Aplica
Conference Paper Evaluating a Transmission Power Self-Optimization technique for WSN in EMI environments Lavratti F. 2010 10.1109/DSD.2010.116 Proceedings - 13th Euromicro Conference on Digital System Design: Architectures, Methods and Tools, DSD 2010 No Aplica
Conference Paper Implementation of split-radix Fast Fourier Transform on FPGA Watanabe C. 2010 10.1109/SPL.2010.5483018 6th Southern Programmable Logic Conference, SPL 2010 - Proceedings No Aplica
Conference Paper Design and implementation of a reconfigurable OFDM modulator for software-defined radios Palacios O. 2008 10.1109/SPL.2008.4547767 Proceedings - 2008 4th Southern Conference on Programmable Logic, SPL No Aplica
Conference Paper CMOS encoder for scale-independent pattern recognition Saldãa-Pumarica J. 2007 10.1145/1284480.1284545 Proceedings - SBCCI 2007: 20th Symposium on Integrated Circuits and System Design No Aplica

* Sólo se presentan los cuartiles para la producción tipo artículos y review.

** Cuartil no disponible para el año de la publicación.

*** La revista no tiene cuartil en el año de la publicación.


Otras Producciones

Tipo de Producción Título Año de Producción Título de la fuente
ARTÍCULO EN REVISTA CIENTÍFICA A High parallelism hardware architecture design of the H.264/AVC integer motion estimation for applications in real-time DTTV 2014 ELSEVIER PROCEDIA TECHNOLOGY
ARTÍCULO EN REVISTA CIENTÍFICA A Transmission Power Self-Optimization Technique for Wireless Sensor Networks 2012 International Scholarly Research Network ISRN Communicat...
ARTÍCULO EN CONGRESO Design of a CMOS cross-coupled voltage doubler 2016
ARTÍCULO EN CONGRESO Design and implementation of an adaptive neuro-fuzzy inference system on an FPGA used for nonlinear function generation 2010

Proyectos de Investigación

Tipo Proyecto Título Descripción Institución Fecha de Inicio Fecha Fin Inv. Principal Área OCDE
Estudio de los efectos de las radiaciones naturales sobre los circuitos integrados Influencia de la radiación sobre los circuitos integrados INSTITUTO NACIONAL POLITECNICO DE GRENOBLE, FRANCIA Enero 2012 Diciembre 2013 CARLOS BERNARDINO SILVA CARDENAS Ingeniería y Tecnología
Arquitectura eficiente del estandard H.264/AVC en el circuito de estimación de movimiento mediante un cuarto de pixel y medio pixel Diseño de una nueva opción para una arquitectura para el circuito de estimación de movimiento en el estandar H264 PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Enero 2011 Diciembre 2011 CARLOS BERNARDINO SILVA CARDENAS Ingeniería y Tecnología
Proyectos de innovación Desarrollo de un prototipo de telemetria para medición de fluidos para su posterior explotación comercial En el proyecto planteamos crear un dispositivo de tecnología de punta que permita medir con alta precisión el consumo de fluidos y enviar los datos recolectados a un servidor central para su proceso. La propuesta tecnológica que planteamos para este proyecto es, a partir de un diseño anterior nuestro, utilizar el protocolo de comunicación TCP/IP bajo la red GSM/GPRS brindadas por los operadores móviles y enviar la data vía la aplicación FTP, siendo estos unos de los métodos más confiables y seg TECNOLOGIA E INVERSIONES PERUANAS SOCIEDAD ANONIMA CERRADA Mayo 2014 Marzo 2015 CARLOS SILVA CARDENAS Ingeniería y Tecnología
Proyectos de investigación Facilities Tools & Methodologies for the Test under Radiation of Integrated Circuits and Systems(FACTOMETRICS) El objetivo de este proyecto es estudiar y validar experimentalmente una metodología para evaluar la sensibilidad y robustez de circuitos integrados avanzados a los efectos de la radiación natural. Esta metodología combinará los resultados obtenidos en las pruebas y campañas realizadas en ambiente como aceleradores de partículas, micro-beams con aquellos resultados obtenidos con la herramienta MUSCA SEP3 que ha sido desarrollada por un partner francés. INSTITUTO NACIONAL POLITECNICO DE GRENOBLE, FRANCIA Febrero 2015 Febrero 2017 CARLOS BERNARDINO SILVA CARDENAS Ingeniería y Tecnología
Proyectos de investigación High Altitude Remotly Monitored Laboratory for the Evaluation of the Sensitivity to SEUs(HARMLESS) Este proyecto tuvo como principal objetivo recolectar y difundir datos experimentales sobre la influencia de la radiación natural sobre los circuitos integrados en diversos lugares de la superficie terrestre uno de estos lugares fue la ciudad de Puno INSTITUTO NACIONAL POLITECNICO DE GRENOBLE, FRANCIA Febrero 2012 Junio 2014 CARLOS BERNARDINO SILVA CARDENAS Ingeniería y Tecnología
Proyectos de investigación NICRON (Fault-Tolerant System Design and Verification for Safety-Critical Application Built from Advanced Integrated Circuits). El principal objetivo del presente proyecto ALFA fue la creación de una red de instituciones de investigación de alto nivel especializada en las areas relacionadas con el diseño, la evaluación y la experimentación de circuitos y sistemas integrados considerando aspectos de tolerancia a fallas y verificación para un correcto y seguro comportamiento. INSTITUTO NACIONAL POLITECNICO DE GRENOBLE, FRANCIA Febrero 2006 Agosto 2009 CARLOS BERNARDINO SILVA CARDENAS Ingeniería y Tecnología

Proyectos importados de ORCID

Tipo de financiamiento Título Descripción Institución Fecha de Inicio Fecha de Fin

Derechos de Propiedad Intelectual

Título de la Propiedad Intelectual (PI) Tipo de PI Entidad donde se tramitó la PI País Nombre del propietario de la PI Trámite vía PCT Estado de la patente Número de registrode la PI Rol de participación Participación en los derechos de la PI

Productos de Desarrollo Industrial

Denominación Tipo de desarrollo Tipo de participación Estado del desarrollo Alcance del desarrollo Estado del uso del desarrollo Propietario del desarrollo

Distinciones y Premios

Institución Distinción Descripción País Web Referencia
CONIMERA PRIMER LUGAR POR TRABAJO DE INVESTIGACION Trabajo consistente en el diseño de un circuito electrónico convertido en un circuito integrado PERÚ
IEEE Miembro por invitación del: 2013 IEEE Prize Papers/Scholarship Awards Committee Comité internacional que se encarga de otorgar las distinciones de MEJOR PAPER y otorgar BECAS en el marco IEEE a nivel mundial ESTADOS UNIDOS www.ieee.org
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Premio de Reconocimiento a la Investigación 2012 Premio anual a los investigadores de mayor producción en el año precedente PERÚ www.pucp.edu.pe
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Premio de Reconocimiento a la Investigación 2013 Premio anual a los investigadores de mayor producción en el año precedente PERÚ www.pucp.edu.pe
IEEE Premio Mejor Capítulo Técnico de Circuitos y Sistemas del IEEE del año 2012 a nivel región latinoamericana Premio otorgado al Capítulo técnico peruano de CIRCUITOS Y SISTEMAS del IEEE por mayor actividad en la difusión de conocimiento, mejor gestión del uso de investigadores del IEEE para conferencias y seminarios en Perú ESTADOS UNIDOS www.ieee.org
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Premio de Reconocimiento a la Investigación 2011 Premio anual a los investigadores de mayor producción en el año precedente PERÚ www.pucp.edu.pe
IEEE Premio: Mejor Capítulo Técnico de Circuitos y Sistemas del IEEE del año 2011 a nivel región latinoamericana Premio otorgado al Capítulo técnico peruano de CIRCUITOS Y SISTEMAS del IEEE por mayor actividad en la difusión de conocimiento y gestión de las facilidades que brinda el IEEE BRASIL www.ieee.org
IEEE Premio Mejor Capítulo Técnico de Circuitos y Sistemas del IEEE del año 2010 a nivel mundial Premio “Mejor Capítulo Técnico de Circuitos y Sistemas del IEEE del año 2010 a nivel mundial”. Recepción del premio por ser Presidente del Capítulo peruano. Este premio implica reconocimiento a la gestión de la difusión del conocimiento de los temas de Circuitos y Sistemas electrónicos, buen uso de los recursos del IEEE para dicho fin y excelente tarea de difusión duarnte el año FRANCIA www.ieee.org
IEEE Miembro Jurado internacional del premio a la mejor Tesis doctoral McClunsky del IEEE(2010). Jurado que otorgo premio a la mejor tesis doctoral en test de circuitos electrónicos URUGUAY www.ieee.org
EJERCITO PERUANO Reconocimiento del Ejército del Perú, por el desarrollo del proyecto SCOME: Protocolo de pruebas de aceptación red satelital del ejército Reconocimiento otorgado por trabajo realizados PERÚ
IEEE For providing Leadership to Latin American Test Workshop in the past decade and significant services as General Co-Chair in year 2007 Reconocimiento por dirigir el congreso LATW en mi caidad de General Chair PERÚ www.ieee.org
EDITON CAMBRIDGE Mención en el 2000 OUTSTANDING SCIENTISTS OF THE 20th CENTURY, 2nd EDITION CAMBRIDGE, ENGLAND Por contribuciones en el tema de los transistores enzimaticos INGLATERRA
CONSEJO NACIONAL DE CIENCIA, TECNOLOGIA E INNOVACION TECNOLOGICA - CONCYTEC Premio a la Investigación, en la categoría: Creatividad Científica y Tecnológica Premio otorgado por CONCYTEC por aportes importantes PERÚ
UNIVERSIDAD NACIONAL DE MAR DEL PLATA VISITANTE DISTINGUIDO de la Ciudad de MAR DEL PLATA Distinción otorgada por la Universidad Nacional de Mar del Plata con ocasión del IV WORKSHOP IBERCHIP ARGENTINA
IEEE Consejero sobresaliente de la Región IX del IEEE Distinción en mérito a la labor de consejería realizada a favor de la Rama estudiantil del IEEE de la PUCP. ESTADOS UNIDOS
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU Premio Vinculación Universidad-Empresa en Ciencia y Tecnología para la Innovación PUCP 2016. Primer puesto categoría Impacto Global Premio al trabajo conjunto desarrollado por la PUCP con una empresa con aporte a la investigación y de mayor impacto global PERÚ
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU PREMIO: RECONOCIMIENTO A LA INVESTIGACION 2018 Premio anual a los investigadores de mayor producción en el año precedente PERÚ www.pucp.edu.pe
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU PREMIO: RECONOCIMIENTO A LA INVESTIGACION 2017 Premio anual a los investigadores de mayor producción en el año precedente PERÚ www.pucp.edu.pe
PONTIFICIA UNIVERSIDAD CATOLICA DEL PERU PREMIO: RECONOCIMIENTO A LA INVESTIGACION 2016 Premio anual a los investigadores de mayor producción en el año precedente PERÚ www.pucp.edu.pe
THE INSTITUTE OF ELECTRICAL AND ELECTRONICS ENGINEERS IEEE 2018 IEEE CIRCUITS AND SYSTEMS REGIONAL CHAPTER OF THE YEAR AWARDS: REGION 9 PREMIO OTORGADO AL CAPÍTULO TÉCNICO PERUANO DE CIRCUITOS Y SISTEMAS DEL IEEE POR MAYOR ACTIVIDAD EN LA DIFUSIÓN DE CONOCIMIENTO Y GESTIÓN DE LAS FACILIDADES QUE BRINDA EL IEEE ITALIA WWW.IEEE.ORG
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Reconocimiento a la Investigación 2019 Reconocimiento que se otorga a los investigadores que han ublicado el año 2019 PERÚ
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Reconocimiento a la Investigación 2014 Reconocimiento que se otorga a los investigadores que han ublicado el año 2014 PERÚ
PONTIFICIA UNIVERSIDAD CATÓLICA DEL PERÚ Reconocimiento a la Investigación 2015 Reconocimiento que se otorga a los investigadores que han ublicado el año 2015 PERÚ
THE INSTITUTE OF ELECTRICAL AND ELECTRONICS ENGINEERS - IEEE THE EMINENT ENGINEER AWARD OF IEEE LATIN AMERICA REGION Premio otorgado por contribución sobresaliente al trabajo desarrollado en Microelectrónica y en la formación de recursos humanos en esta área MEXICO
Contactar investigador Aquí

Los investigadores son responsables por los datos que consignen en la ficha personal del Directorio Nacional de Investigadores en CTeI, la cual podrá ser verificada en cualquier oportunidad por el CONCYTEC.

De comprobarse fraude o falsedad de la información y/o los documentos adjuntados, el CONCYTEC, podrá dar de baja el registro, sin perjuicio de iniciar las acciones, correspondientes.